内容简介
本书聚焦CMOS模拟集成电路版图设计领域,从版图的基本概念、设计方法和EDA工具入手,循序渐进地介绍了CMOS模拟集成电路版图规划、布局、设计到验证的全流程。详尽地介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence Virtuoso 617与SIEMENS Calibre。同时展示了运算放大器、带隙基准源、低压差线性稳压器、模/数转换器等典型模拟集成电路版图的设计实例,并对LVS验证中的典型案例进行了归纳和总结。本书内容由浅入深,使读者深刻了解CMOS模拟集成电路版图设计和验证的规则、流程和基本方法,对于进行CMOS模拟集成电路学习的本科生、研究生,以及这个领域的工程师,都会有一定的帮助。
AI简介
这是一本系统介绍CMOS模拟集成电路版图设计的专业书籍。该书从版图的基本概念、设计方法和EDA工具入手,循序渐进地介绍了CMOS模拟集成电路版图规划、布局、设计到验证的全流程。书中详尽地介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence Virtuoso 617与SIEMENS Calibre。同时展示了运算放大器、带隙基准源、低压差线性稳压器、模/数转换器等典型模拟集成电路版图的设计实例,并对LVS验证中的典型案例进行了归纳和总结。
书中对CMOS工艺特征尺寸的缩减及其挑战进行了详细阐述,包括平面全耗尽绝缘衬底上硅(FD-SOI)MOSFET和三维晶体管(也称为三维FinFET)的发展及其结构特点。同时,针对电源线版图设计规则、版图规划步骤、版图验证步骤等关键内容点进行了深入的讲解,并介绍了如何利用Calibre nmLVS界面进行有效的版图验证。此外,书中还对误连接错误、短路错误等常见错误类型进行了详细的解析,并强调了版图物理验证的重要性。
《CMOS模拟集成电路版图设计:基础、方法与验证》内容由浅入深,使读者深刻了解CMOS模拟集成电路版图设计和验证的规则、