内容简介
本书聚焦CMOS模拟集成电路版图设计领域,从版图的基本概念、设计方法和EDA工具入手,循序渐进介绍了CMOS模拟集成电路版图规划、布局、设计到流片的全流程;详尽地介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence IC 6.1.7与Siemens EDA Calibre Design Solutions (Calibre);同时展示了运算放大器、带隙基准源、低压差线性稳压器、模-数转换器等典型模拟集成电路版图的设计实例,并结合实例对LVS验证中的典型案例进行了归纳和总结;最后对集成电路设计使用的工艺设计工具包内容,以及参数化单元建立方法进行了讨论。
本书通过结合基础、工具和设计实践,由浅入深,使读者深刻了解CMOS模拟集成电路版图设计和验证的规则、流程和基本方法,对于进行CMOS模拟集成电路学习的高年级本科生、研究生,以及从事集成电路版图设计与验证的工程师,都能提供有益的帮助。
AI简介
这是一本聚焦于CMOS模拟集成电路版图设计领域的专业书籍。该书首先从版图的基本概念、设计方法和EDA工具入手,然后循序渐进地介绍了CMOS模拟集成电路版图规划、布局、设计到流片的全流程。书中详尽地介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence IC 6.1.7与Siemens EDA Calibre Design Solutions (Calibre) 。
书中通过运算放大器、带隙基准源、低压差线性稳压器、模-数转换器等典型模拟集成电路版图的设计实例 ,并结合实例对LVS验证中的典型案例进行了归纳和总结。此外,书中还对集成电路设计使用的工艺设计工具包内容 ,以及参数化单元建立方法进行了讨论。
在内容编排上,该书注重理论与实践相结合,由浅入深,使读者深刻了解CMOS模拟集成电路版图设计和验证的规则、流程和基本方法。书中的内容涵盖了从CMOS工艺特征尺寸的缩减到新兴的CMOS器件结构,再到CMOS器件的发展趋势等多个方面。同时,书中还详细介绍了Calibre nmLVS验证和Calibre PEX验证等关键工具的使用方法。
该书不仅适用于高年级本科生、研究生,以