Intel FPGA/CPLD设计(高级篇)

Intel FPGA/CPLD设计(高级篇)

评分

★★★★★

ISBN

9787115466785

出版社

人民邮电出版社 2017-09-01出版

内容简介
本书作者凭借多年工作经验,深入地讨论了IntelFPGA/CPLD的设计和优化技巧。在讨论FPGA/CPLD设计指导原则的基础上,介绍了IntelFPGA器件的高-级应用;引-领读者学习逻辑锁定设计工具,详细讨论了时序约束与静态时序分析的方法;针对市场应用需求,分别介绍了SoCFPGA和OpenCL系统应用技术;结合实例讨论如何进行设计优化,介绍了Intel的可编程器件的高-级设计工具与系统级设计技巧。本书所有实例的完整工程、源代码和使用说明文件,都以云存储的方式存放在云端,读者可以通过扫描二维码的方式进行下载。本书可作为高等院校通信工程、电子工程、计算机、微电子与半导体等专业的教材,也可作为硬件工程师和IC工程师的实用工具书。
AI简介
这是一本全面而深入的书籍,涵盖了Intel FPGA/CPLD设计的多个方面,包括设计原则、高级特性、嵌入式设计、时序约束与静态时序分析、设计优化、高级开发工具、系统级设计技术等。书中不仅介绍了可编程逻辑设计指导原则,还详细介绍了Altera器件的高级特性与应用,包括时钟管理、硬浮点数字信号处理模块、片外高速存储器、Hybrid Memory Cube、JESD204B Megacore、高速串行收发器等。 书中还深入讨论了SoC FPGA嵌入式设计基础,包括SoC FPGA简介、基于ARM Coretex A9 MPCore的硬件处理系统、Qsys系统集成工具、SoC嵌入式设计套装(Embedded Design Suite)等。同时,书中还详细介绍了时序约束与时序分析,包括时序约束与时序分析基础、设置时序约束的常用方法、高级时序分析、最小化时序分析、使用Tcl工具进行高级时序分析、TimeQuest简介等。 针对市场应用需求,书中分别介绍了SoCFPGA和OpenCL系统应用技术,包括片外高速存储器与HMC技术、Altera器件高级特性与应用、SoC FPGA的生态系统、时序约
阅读/下载地址